"

AG在线注册 | 首页拥有全球最顶尖的原生APP,每天为您提供千场精彩体育赛事,AG在线注册 | 首页更有真人、彩票、电子老虎机、真人电子竞技游戏等多种娱乐方式选择,AG在线注册 | 首页让您尽享娱乐、赛事投注等,且无后顾之忧!

"
联系我们
发送邮箱
主页 ? 新闻资讯 ? 新闻动态 ? 外部高速缓存SDRAM的基本读写流程

外部高速缓存SDRAM的基本读写流程

2020-11-17 09:42:10

随着目前数字技术的发展,多通道数据的高速采集处理获得了广泛的应用,面对大的数据吞吐量,往往需要共享一块大的缓存空间(外挂的大容量存储SDRAM或是DDR)。而大多时候多通道之间的实时数据流量并不一定平衡。这样必须有一套合理多通道复用仲裁方法,达到整个数据存储效率最大化,用最小的存储空间达成最大的平均吞吐。
 
外部高速缓存的基本读写流程描述
外部缓存SDRAM (DDR)由于读写共用一个物理接口,所以读写需要分时产生,读时不能写,写时不能读。而且对于易失性存储设备(掉电数据丢失),必须对内部数据定时刷新操作,同时在读写开始和完成时进行打开和关闭行操作,这样就使每一次的读写占用很多控制开销,使得底层操作效率不高,但这是易失性存储的特点,也就是刚性开销,所以对于整个系统的存储效率提升,外部数据流控和仲裁策略的设计就尤为关键。
 
基于FPGA的多通道仲裁设计总体结构
基于FPGA的多通道仲裁设计总体结构如图1所示。
 
 
图1逻辑处理多通道数据流程结构
 
使用场景描述
典型应用场景,主机通过软件和逻辑处理部分进行数据交互,交互包括发送数据处理和接收数据处理两部分(发送和接收都是想对于HOST主机来讲的)。
 
(1)发送处理部分:逻辑接收HOST主机的数据,然后根据仲裁逻辑的优先级策略分通道写入SDRAM (DDR)中进行缓存(写操作),在发送的下游数据接口,仲裁逻辑再从SDRMA(DDR)中读取数据发送到相应的通道出口中去
 
(2)接收处理部分︰逻辑从外部接口收到多通道数据,然后根据仲裁??榉⒊龅闹俨糜畔燃端承蚪莘滞ǖ佬慈隨DRAM (DDR)中存储,在逻辑和主机HOST接口端,仲裁??榇覵DRAM (DDR)中读出各通道数据送给HOST主机处理。
 

本文关键词:SDRAM


上一篇文章: 蓝牙单芯片方案
 


深圳市英尚微电子有限公司是一家专业的静态随机记忆体产品及方案提供商,十年来专业致力代理分销存储芯片IC, SRAM、MRAM、pSRAM、 FLASH芯片、SDRAM(DDR1/DDR2/DDR3)等,为客人提供性价比更高的产品及方案。
英尚微电子中国区指定的授权代理:VTI、NETSOL、JSC济州半导体(EMLSI)、Everspin 、IPSILOG、LYONTEK、ISSI、CYPRESS、ISOCOME、PARAGON、SINOCHIP、UNIIC; 著名半导体品牌的专业分销商  如:RAMTROM、ETRON、FUJITSU、LYONTEK、WILLSEMI。
 

?更多资讯关注SRAMSUN.   www.magicmeech.com         0755-66658299
展开
AG在线注册 | 首页